根据科技媒体Moore's Law Is Dead(MLID)最新爆料,AMD下一代CPU架构Zen 6预计将导入全新的多层3D V-Cache缓存技术,并在IPC(每时脉指令数)表现上明显超越目前的Zen 5架构,成为与Intel Nova Lake对抗的重要战力。

浮点性能提升最多8%,整体IPC或突破两位数

根据MLID的消息来源,Zen 6在架构层面对浮点运算效率有显著优化,预估IPC提升幅度介于6%至8%,若综合游戏与多任务处理等实际应用场景,最终IPC表现甚至可能突破10%,超过Zen 5水准。

除了指令执行效率,Zen 6最大亮点之一是缓存设计的革新。MLID指出,新架构将采用多层3D V-Cache技术,标准配置下拥有96MB缓存,若使用两层堆栈,L3缓存理论上可达240MB,将对游戏、数据密集应用带来极大帮助。

核心数与时脉也将升级,对决Intel Nova Lake

外界预期Zen 6将搭配更多核心与更高时脉表现,并采用台积电先进制程节点,进一步提升整体能效比。明年将与Intel的Nova Lake同步登场,后者则主打最高56核心、混合P/E架构,并宣称多核性能比Arrow Lake-S提升60%。

不过须注意,这些规格目前尚未获得AMD官方确认,Zen 6预计最快也要等到明年才会正式推出,相关细节仍有变数。